建设规模:本项目由浪潮计算机科技有限公司承接,建设地点为山东省济南市高新区浪潮路1036号浪潮科技园,建设周期为2024年8月至2026年12月,项目总投资20000万元,申请国拨资金6000万元,自筹资金14000万元。为保障项目正常开发验证,计划购买示波器、信号质量分析仪、阻抗分析仪、阻抗测试仪、矢量网络分析仪、大功率直流电子负载、直流电源负载仪、功率分析仪、红外热成像仪、液冷在线测试仪、流量流速计、氦气检测仪、以太网测试仪及治具、频率响应分析仪、网络分析仪、PCIE协议分析仪、高速线缆测试仪器和软件、开发仿真及设计软件等设备共计约8000万元。产品开发验证阶段,预计年能耗约51.2万KWh。2、建设内容:围绕面向数据密集型场景的高端国产异构加速服务器的高速互联技术、液冷散热技术、高效供电技术、高可靠高可用固件设计技术等进行攻关,突破国产异构加速服务器关键核心技术。研究高性能异构加速芯片高速互联架构设计技术,在芯片内部集成多个基于以太网协议的互联接口设计一个同时兼容节点内互联和节点间互联的协议,实现点对点拓扑通信;研发针对国产异构加速芯片的仿真器和映射优化工具,实现大模型不同模块和算子的高效映射,完成大模型的应用部署;通过对国产异构加速服务器系统分模块的创新性设计,实现高弹性模块化设计,分模块为国产异构计算服务器提供计算、加速计算的硬件系统支撑,通过系统和硬件架构设计,实现网络带宽3.2Tb/s;研究国产平台112GPAM4编码的高速Serdes互联仿真及测试技术,通过研究高速PCB复杂三维结构建模及技术,结合PCB板材特性及叠层架构对Layout布局布线进行优化,实现支持112Gbps信号传输的板级设计;通过研究PAM4编码Serdes信号的有源仿真及参数调优方法,优化高速信号在通道传输过程中的损耗补偿及码间干扰,增加高速信号传输裕量,提升互联系统稳定性;通过研究PAM4编码高速传输的信号完整性测试方法,解决因国产平台高速拓扑验证方法不完善导致的系统级设计瓶颈问题,全面监控高速信号信号质量状态,实现板内112GbpsPAM4编码的SerdesGPU互联;研究大功率高效率供电技术和高效液冷散热技术,实现CPU和GPU液冷,双电源平台供电,降低供电损,提高系统能效,实现绿色高效产品设计;开展面向数据密集型场景的国产异构加速服务器系统性能提升优化技术研究,通过优化国产CPU和国产异构加速芯片之间的数据传输带宽,以及深度学习预处理优化,提高国产处理器的性能,开展国产异构加速处理器的高效通讯库研究,提高国产异构加速芯片之间的数据传输能力,以支持深度学习模型在多颗国产异构加速芯片上的分布式训练,开展虚拟通道技术研究,提高单机内非全互联场景下集合通信操作的整体吞吐效率;开展数据密集型场景的国产异构加速服务器模型迁移适配技术研究,实现遥感、医疗、教育领域的AI应用从现有平台向国产异构加速服务器的平滑迁移;研究用于国产自研异构加速芯片及加速卡构建的数据密集型场景国产异构加速服务器及集群的多维度测评指标体系,并发布用于数据密集型场景的国产异构加速服务器的性能测试套件和评估测试平台。最后,在互联网、金融、能源、教育等人工智能应用领域进行示范应用及产业化推广。
会员可见完整内容
马上解锁查看